论文部分内容阅读
FIR(Finite Impulse Response,有限冲击响应)滤波器是数字通信系统中常用的基本模块之一,而用FPGA IP核实现FIR滤波器具有高集成度、高速度、高可靠性和高移植性的优点,该文描述了FIR数字滤波器软IP的设计、实现的原理与方法,最后在ModelSim中以及Matlab进行了仿真与验证。