RS(239,255)解码器的FPGA实现

来源 :吉林大学学报(信息科学版) | 被引量 : 4次 | 上传用户:zhangjm
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对RS(Reed-Solomon)解码实现过程中速度受限、价格过高等问题,从RS码结构出发,阐述了一种基于FPGA(F iled Programm ing Gate Array)的RS(239,255)解码器的Verilog HDL(Hardware DescriptionLanguage)设计方法。简单介绍了RS码的基本原理,并根据RS解码中的时域解码原理,将伴随式计算算法、BM(Berlekamp-M assey)迭代算法、Ch ien搜索算法、Forney算法用Verilog语言描述,利用A
其他文献
为了促进互联网的发展和制定出合理的互联政策,分析了非对称互联网骨干网对互联互通的偏好.骨干网网间互联互通质量的好坏决定着互联网业务的质量,而解决互联互通质量的关键
已有应用于OFDM(Orthogonal Frequency Division Multiplexing)的各种纠错码,但有的纠错能力不强,误码率较大,有的译码复杂度较高。为此,在分析了密度演变算法的基础上,利用差分分解