论文部分内容阅读
本文的研究工作基于TI公司推出的达芬奇1MS320DM6446双核(ARM+DSP)微处理器芯片,围绕该处理器进行嵌入式视频系统的硬件设计以及视频编码算法的优化。文中在简要分析TM$320DM6446硬件性能的基础上,介绍了各主要模块的硬件设计过程和注意事项。随后以该处理器为开发平台,运用线性汇编语言对AVS重构模块进行优化。调试结果表明,该硬件设计的性能稳定可靠,线性汇编效率较高,其周期数几乎只有C程序的1/3,可以更好的满足实时性的要求。