高速并行FIR滤波器的FPGA实现

来源 :系统工程与电子技术 | 被引量 : 0次 | 上传用户:zhangwansheng123
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
提出了一种基于多相滤波器的并行有限脉冲响应(finite impulse response,FIR)滤波器结构,可以有效提高滤波器运算的吞吐率,与传统的串行滤波器结构比,并行滤波器运算速度可以提高L倍,其中L为并行的路数,并且运算延迟小。首先从理论上分析了基于多相滤波器的并行滤波原理,并以八路并行为例,对FIR滤波运算做了浮点仿真验证。然后用经典符号数表示以及优化定点滤波器系数,并针对滤波器系数设计了流水线结构。最后在Altera的Stratix II系列芯片上实现了定点并行滤波器。可编程逻辑阵列(field programmable gatearray,FPGA)编译以及下载测试结果表明,该滤波器仅占用少量的资源,其等效吞吐率可以达到2 GHz。
其他文献
电子商务的发展在带来巨大经济效益的同时,也使消费者的权益保护面临着新的难题。电子商务法律活动及电子商务领域消费者的权益保护存在显著的特殊性,审视我国现有的电子商务
前言血管平滑肌细胞(vascular smooth muscle cell, VSMC)过度增殖在动脉粥样硬化、血管成形术后再狭窄等血管增殖性疾病的病理生理过程中起着重要作用,是引起血管内膜异常增