嵌入式处理器中写缓冲电路的设计

来源 :现代电子技术 | 被引量 : 0次 | 上传用户:yangyang502
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了减少CPU对主存进行写操作时的等待时间,提高嵌入式系统的整体效率,设计了一款舍有8个数据缓冲槽和4个地址缓冲槽的写缓冲。该写缓冲采用特殊的移位控制电路和附加的标志位,实现数据、地址的自动移位和映射功能。利用HSIM仿真工具对电路进行了仿真和验证,结果表明,该写缓冲能正确快速地实现数据与地址的先进先出(FIFO)功能,有效地减少了CPU的等待时问,提高了系统的整体效率。
其他文献
提出了一种低电压、低功耗的甲乙类S2I存储单元,电源电压为±0.5V。电路采用CMOS开关以增大输入信号动态范围,使用交叠时钟控制方案以改善性能。使用EKVMOS晶体管模型参
目的:了解影响患者对于药学服务满意度的因素,为药学服务工作的改善提供参考.方法:采用问卷调查的方法,从取药便利度、感知质量、药学服务预期、感知价值、患者感受、患者投诉6
针对目前罗兰C接收机用模拟滤波器抑制噪声方面的缺陷,将基于LMS算法(最小均方准则)的自适应谱线增强器应用于抑制罗兰C接收机中噪声,并且与用Remez算法设计的FIR滤波器进行比较
分三方面阐述如何深化图书馆信息服务,以促进重点学科建设:1.建立全面系统的文献信息保障;2.主动开展深层次的情报信息服务;3.营造良好的服务条件.
归纳了目前高校学生所存在的管理抵触倾向的六种类型,分析了这种现象产生的原因,并提出了相应的对策.