论文部分内容阅读
为了实现SoC在系统级的高可靠设计,文本搭建了一个包括PowerPC、DRAM、DMA、SRAM模块的SoC系统级设计平台,并采用VCI总线协议实现互连.针对高可靠性问题,本文提出并实现了三模冗余与ECC纠错编码相结合的存储加固方法,通过一个图像数据处理程序,分析比较了利用冗余和编码带来的可靠性提升.系统级仿真结果表明,本文提出的高可靠设计可以显著提高SoC的可靠性.