超低功耗集成电路技术研究

来源 :环球市场 | 被引量 : 0次 | 上传用户:yichunyang
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着电子技术的不断快速发展,集成电路以其高效的信息处理能力得到了广泛应用。然而集成电路信息处理能力提高的同时,其功耗也在不断增加,这就使得电子设备设计人员必须处理好设备的性能和功耗矛盾,因此电子设备设计时在性能和功耗问题上只能进行折中处理,这将严重制约着电子设备元件纳米化的发展进程,也制约着集成电路技术在电子设备中的大规模应用,超低功耗技术成为现阶段集成电路发展中的重要难题。本文首先对超低功耗集成电路进行简要介绍,随后对其设计技术进行分析,最后研究了超低功耗集成电路的发展趋势,以供广大技术人员进行参考。
其他文献
描述了一种与ONO反熔丝现场可编程门阵列(FPGA)匹配的高压nMOSFET的设计.该器件采用中国电子科技集团公司第五十八研究所晶圆的1.0μm 2P2M ONO反熔丝工艺生产实现.该工艺中,通
为了研究张拉结构风致振动机理和规律,采用风洞试验、流固耦合数值模拟方法(FSI)和频域方法对单片张拉膜结构、张拉膜结构屋盖和单层平面索网的风致振动响应进行了分析.利用风洞
为了减少下行多点协作系统中各协作基站到用户之间时延差所引起的多用户干扰,提出了一种基于最大化信漏噪比准则的时延补偿方法.首先,根据反馈的信道状态信息和时延信息,基于