论文部分内容阅读
介绍了一种基于时间交替采样结构的高速ADC系统,整个系统采用全数字方式实现时间交替采样技术,结构灵活多变。使用2片ADC芯片及外围电路、FPGA作为逻辑控制和数据接收缓存,来搭建时间交替ADC系统的硬件电路。其最高采样率可达400 Msample/s,采样精度为12 bit。通过分析时间交替ADC系统的原理及其通道误差特性,利用Matlab分析通道失配误差来源,对采集到的数据进行误差估计和校正。