论文部分内容阅读
根据某型号通信实验系统中数据采集单元的设计要求,提出了一种高速、大容量、多通道数据采集系统的设计方案。该方案以同步动态存储器(Synchronous dynamic random access memory.SDRAM)组成的计算机内存条为存储介质,以现场可编程门阵列(Field programmable gate array.FPGA)为数字逻辑控制的核心,并通过硬件描述语言(VHSIC hardware description language,VHDL)编程实现了控制SDRAM所需的接口电路,从而使