论文部分内容阅读
介绍了一种采用快速锁定技术的Σ-Δ调制的分数分频PLL频率合成器,以解决小数分频PLL中存在的相位噪声和带宽之间的矛盾:窄的带宽有利于提高相位噪声指标,而宽的带宽有利于快速锁定;并在具有便利的图形化界面的系统设计仿真工具—Simulink中设计和仿真了一应用于IEEE802.15.4标准[1]2.4GHz频段的Σ-ΔFractionalNPLL频率合成器.