原理图输入方法设计32位超前进位加法器

来源 :计算机与数字工程 | 被引量 : 0次 | 上传用户:Gerryliu1984
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文介绍了用原理图输入方法设计一款图象处理ASIC芯片中乘加单元的核心运算部件--32 位超前进位加法器,出于速度(时延)和面积折衷优化考虑,它以四位超前进位加法器和四位超前进位产生器为基本设计单元级联而成,因此该电路具有速度和面积的折衷优势.选择原理图输入方法,是考虑到本电路复杂度不高,而原理图输入可控性好,效率高,可靠性强且直观,可以熟悉较底层的结构.文章先给出电路的设计实现,并且是先设计四位超前进位加法器,再提出32位超前进位加法器的设计思想和设计原理,然后再通过测试文件的逻辑验证正确.本设计的所有
其他文献
"因为专业,所以卓越。"这是上个世纪90年代商业界广为流传的名言。近日,笔者在阅读传记《军事家邓小平》一书时感触颇深。回顾戎马倥偬的一生,邓小平同志不无感慨地说:"我是一个
新的历史条件下,国民经济动员面临许多新情况、新问题和新挑战。如何适应当前形势任务需要,在新的起点上持续推进国民经济动员建设科学发展,已成为摆在我们面前急需研究解决的紧