切换导航
文档转换
企业服务
Action
Another action
Something else here
Separated link
One more separated link
vip购买
不 限
期刊论文
硕博论文
会议论文
报 纸
英文论文
全文
主题
作者
摘要
关键词
搜索
您的位置
首页
期刊论文
一种基于FPGA的准单输入跳变序列生成器设计
一种基于FPGA的准单输入跳变序列生成器设计
来源 :电子质量 | 被引量 : 0次 | 上传用户:ixiay
【摘 要】
:
本文针对一种准单输入跳变序列测试生成器的测试缺点,提出了一种改进的设计方案并且利用EDA技术在FPGA芯片上进行了设计实现。
【作 者】
:
陈卫兵
汤兰
【机 构】
:
阜阳师范学院物理系
【出 处】
:
电子质量
【发表日期】
:
2007年10期
【关键词】
:
EDA
FPGA
LFSR
折叠序列
准单输入跳变序列
EDA
FPGA
LFSR
Folding sequence
Pseudo Single-input-C
下载到本地 , 更方便阅读
下载此文
赞助VIP
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文针对一种准单输入跳变序列测试生成器的测试缺点,提出了一种改进的设计方案并且利用EDA技术在FPGA芯片上进行了设计实现。
其他文献
基于企业与供应商关系的质量竞争力提升途径分析
一般而言,电子类产品所需的配件种类比较复杂,最终产品的质量竞争力不仅由其生产厂家决定,还受到中间各级供应商所供应配件质量水平的重要影响.本文在介绍企业与供应商传统竞争
期刊
供应链
竞争
互利共赢
质量竞争力
Supply chain
Competition
Win and Win
Quality competitiveness
一种基于DSP的数据以太网传输系统
为了满足高速信号处理要求.本文设计和实现一种基于DSP的高速数据以太网传输及处理系统,能够实现超过1H宇的采样.并实时通过以太网传输给上位机。通过32位150H快速DSP(TH$320F281
期刊
数字信号处理器
可编程逻辑器件
实时系统
以太网
TCP/IP协议
DSP
CPLD
Real-time system
Ethemet
TCP/IP
其他学术论文