论文部分内容阅读
为了精确地采集线阵CCD数据,设计了线阵CCD的驱动时序。利用复杂可编程逻辑器件(CPLD)的可编程性和VerilogHDL语言的灵活性,设计了线阵CCD驱动脉冲时序,并采用QuartusⅡ软件进行仿真和硬件试验的双重验证。试验结果表明,该设计满足线阵CCD驱动时序的要求,可移植性好、通用性高,具有较高的使用价值。