高速可重构AES的设计与实现

来源 :电子技术应用 | 被引量 : 0次 | 上传用户:zhuyi9021
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
提出一种可重构AES硬件架构,对加/解密运算模块和密钥扩展模块进行了可重构设计,使其能够适配128bit、192bit、256bit三种密钥长度的AES算法,并针对列混合模块进行了结构优化。在FPGA上进行了验证与测试,并在0.18μm SMIC工艺下进行了逻辑综合及布局布线。结果表明其核心时钟频率为270MHz,吞吐量达到3.4Gb/s,能够满足高性能的密码处理要求。
其他文献
在温饱问题解决后,人们对“健康”越来越重视了。人的心态会在不同程度上影响着疾病的发生与发展。积极的心态能使人健康长寿,提高肌体的抗病能力,还能释放各种压力;消极的心态是
新形势下,地勘单位的工作性质和内容方法都发生了很大变化。为适应新形势的需求,地勘单位的党建工作方法也必须适当改变,在确立党的政治领导核心地位的同时,也必须参与经济中心工
简要介绍了集装箱CT检测系统的原理,并详细介绍了其中控制子系统的功能和结构.实际试运行结果表明该系统运行稳定、可靠.
根据2011年全国总工会出台的《中华全国总工会2011—2013年深入推进工资集体协商工作规划》(以下简称《规划》)提出的目标,全国工会将从2011年起,用3年时间,全面推进企业建立