跳频系统中Turbo码译码器的FPGA实现

来源 :北京理工大学学报 | 被引量 : 0次 | 上传用户:df781111
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
给出了跳频系统中Turbo码译码器的FPGA(field programmable gate array)实现方案.译码器采用了Max-Log-Map译码算法和模块化的设计方法,可以对不同帧长的Turbo码进行译码.在Xilinx公司的FPGA芯片xc3s2000—4fg676上实现了帧长可变的Turbo译码器.在帧长为1024bit、迭代5次条件下,该译码器时延为0.812ms,数据吞吐量为1.261Mbit/s.分别在高斯白噪声和部分频带噪声干扰两种信道环境中测试该Turbo码译码器的误码率性能。在部
其他文献
通过对一种可精确控制压缩率的三维多分等级树(3DSPIHT)编码算法的分析,为提高编码速度,改进了3DSPIHT的算法结构,简化了动态分配内存的链表结构,采用位图映射的方式固定分配内存,可
以汽车发动机实验为基础,提出基于虚拟仪器技术的发动机电控单元(ECU)激励信号发生系统,建立了发动机ECU的8路激励信号模型,使之符合对发动机实际运行工作环境的仿真.在ECU激励
为完善和推广超声珩磨技术,在分析珩磨及超声珩磨切削机理的基础上,结合自行研制的直径为47mm立式超声波珩磨装置进行试验.讨论了超声珩磨加工提高工件表面精度的理论和实际.试验