【摘 要】
:
为了克服5G移动通信系统中极化码串行抵消(SC)译码算法延迟高、计算复杂度高、硬件结构复杂度高等问题,基于冻结比特、冻结比特对和冻结区间等方式,提出了冻结比特设计模式.
【机 构】
:
合肥工业大学微电子设计研究所教育部IC网上合作研究中心,合肥230601
论文部分内容阅读
为了克服5G移动通信系统中极化码串行抵消(SC)译码算法延迟高、计算复杂度高、硬件结构复杂度高等问题,基于冻结比特、冻结比特对和冻结区间等方式,提出了冻结比特设计模式.该设计模式包含基于冻结比特对的译码延迟和计算复杂度的分析方法.通过优先剪枝冻结比特结点的方式,进一步化简SC译码树,提高了搜索译码树的速度.码长为1 024的改进流水线树型SC译码器基于FPGA平台实现.实验结果表明,译码延迟为2.35 μs,数据吞吐率为435Mbit/s.与现有译码器相比,该译码器的译码延迟、数据吞吐率分别优化了9.6%、10.4%.
其他文献
基于降压型结构,设计了一种高精度的恒流LED驱动电路.在滞环控制模式的基础上,采用一种新型的自适应关断时间控制环路替代谷值检测反馈环路,间接地实现了对电感电流谷值的精
提出了一种2阶小阻尼系数负载的快速补偿驱动方法.根据2阶系统传递函数,对2阶小阻尼系数负载的驱动信号进行变换,将具有相同衰减振荡周期的正、负向阶跃响应进行不同时间点的
设计了一种无均流外环并联DC-DC变换器,采用平均电流模式控制,通过控制最大编程电感电流,实现并联变换器的精确均流.采用小信号模型分析了并联变换器的均流误差和稳定性,电路
量子芯片是运用量子力学基本原理构建实用化计算机的基础.各国研究团队通过近几年的卓越研究工作,将硅基量子比特芯片技术发展成量子计算的核心方向之一.文章重点归纳了Si自
设计了一种基于BCD工艺的宽压-宽温电流基准电路.利用片上多晶硅电阻的温度系数受工艺影响较小的特点,选定其为基准电流定义单元.分析片上电阻温度特性,并设计与其温度系数相
分析了多相DC-DC变换器的均流环路小信号动态特性以及极限环振荡条件,提出一种基于平均电流的数字均流技术,并据此实现了一种多相DC-DC数字控制器.采用基于同步设计的均流控
GaN半桥输出点电压在死区时间为负值,给GaN功率器件栅极驱动电路信号通信带来了挑战.通过研究驱动器电平移位锁存电路工作状态与半桥功率级输出节点电压跳变、死区时间负压之