基于高速CPLD的实时连续正弦运算模块设计与应用

来源 :南通职业大学学报(综合版) | 被引量 : 0次 | 上传用户:smilezhangnan
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对直接数字频率合成的相位截尾误差,提出了采用高速CPLD设计实时连续正弦运算模块彻底避免相位截尾误差问题,给出了几种可行的算法分析和谱纯度仿真讨论.该模块具有较好的输出信号质量,运行速度与DDFS相当,不仅可以和单片机构成两片结构的信号发生器,也可以作为信号源嵌入到各种片上电子系统设计中去,具有设计的灵活性和底层可重用性.
其他文献
Hoffman在文献[6]中已经完全解决了多重完全图λKn(t)的(K4-e,λ)一分解问题.本文将Hoffman的结果从多重完全图推广到多重多部图,证明了λKn(t)的(K4-e,λ)-分解存在的充分必