高速并行内插倍数可变的成形滤波器设计

来源 :国外电子测量技术 | 被引量 : 0次 | 上传用户:guaiwa
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
提出了一种适合数字通信的码速率和内插倍数可变的并行结构数字基带成形滤波器的设计方法,使用MATLAB,软件进行了仿真和系数生成,并在以FPGA为核心的硬件平台上完成了实现和验证.在QuartusII软件中使用其内部嵌入式逻辑分析仪观察了不同符号速率成形后的符号波形,波形平滑均满足设计要求.采用这种方法实现的成形滤波器具有很强的灵活性,符合数字通信软件无线电的趋势.
其他文献
CCD图像传感器广泛用于图像采集,受其内部结构和外部条件的影响,采集到的图像质量不能满足人们的需求,通过硬件改进提高图像质量面临经济与技术两方面的难题。为此本文利用多幅微位移图像间的冗余信息重建出高分辨率图像,既低成本又易实现。针对CCD与目标物间有相对微位移来获取序列低分辨率图像的情况,采用一种解线性方程组的方法对采集到的4幅微位移图像进行重建,并对这种算法进行优化。实验结果图可清晰地看到重建图
在经历了金融危机和被泰克收购之后,吉时利以崭新的姿态亮相,在后海举行发布会,向媒体展示了全新的发展方向,并带来全新的数字源表产品。吉时利的未来展望吉时利中国吉时利亚