有限扫描集成电路测试生成方法

来源 :电测与仪表 | 被引量 : 0次 | 上传用户:new_spider
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文针对集成电路测试应用时间长,导致测试费用高的问题,提出了用有限扫描操作代替全扫描操作的有限扫描集成电路测试生成方法。通过将扫描输入端、扫描选择端和扫描输出端视为电路通用输入输出端,消除了测试生成过程中扫描操作与测试应用向量之间的差别,同时在扫描操作周期和功能时钟周期上检测故障响应,有效降低了测试时钟需求,在相同故障覆盖率下,明显缩短了测试应用所需时间。基准电路实验结果表明,本文提出方法所需测试应用时间仅为传统方法的50%左右。
其他文献
针对CSDA2000配电网自动化系统的性能和特点,确定了以扩频模块PRISM芯片组为核心,用高速数字信号处理器(DSP)作为扩频模块控制器的系统控制方案。实践表明,利用扩频通信技术在配