论文部分内容阅读
RBF神经网络具有较强的拟合能力和稳定性,得到了广泛的应用。以FPGA芯片为核心器件,设计实现RBF神经网络。利用SOPC Builder设计硬件架构,通过添加指令,在NIOS环境下利用C语言进行设计,这样就解决了利用Verilog或VHDL设计消耗资源多和软件模拟耗时多的问题。最后以Altera公司的Cyclone IV系列芯片作为验证器件,结果表明该方法实现简单,可靠性强,消耗资源少。