论文部分内容阅读
介绍了一种高性能浮点协处理器VFP-A的设计和验证。该设计结果符合ARM11协处理器接口规范。它兼容VFP11指令集,并提供可扩展指令,满足了用户的定制需求。在90nm CMOS工艺下,该设计的时钟频率达到了600MHz,具有高性能、低成本和面积小等特点。采用代码覆盖率驱动和功能覆盖率驱动相结合的验证方案,加快了验证进度,也进一步提高了验证的灵活性。经应用程序测试,其性能与ARM11内嵌的浮点协处理器VFP11一致。