嵌入式SRAM的可测性设计研究

来源 :浙江大学 | 被引量 : 0次 | 上传用户:pengxiubin
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着信息技术的发展,设计越来越复杂,给ASIC芯片的生产带来比较大的挑战,特别是芯片的管脚逐渐增加,降低了芯片的成品率。如何尽早地发现芯片生产过程中造成的缺陷已成为一个棘手的问题,需要一种好的测试方法来解决这个问题以缩短推向市场的时间。嵌入式存储器是SOC系统中集成密度最高的器件,而存储器又是对制造过程中存在的缺陷最敏感的器件之一,各种类型的嵌人式存储器在当前的SOC设计中被广泛应用,占用了SOC系统大部分面积。为确保存储数据的可靠性,针对存储器做迅速而高效的测试是不可或缺的,因此如何对嵌入在SOC系统中的存储器进行完备的测试成为急需解决的课题。本文的研究即是针对SOC系统中的嵌入式存储器的可测性设计问题进行的,主要包括了以下几方面的工作:首先讨论了SOC系统尤其是其中的嵌入式存储器的可测性的重要性和主要的测试方法,并对这几种测试方法的优缺点进行比较和总结,进而得出MBIST是当前嵌入式存储器测试最主流最高效的方法的结论。然后针对SOC系统中常用的SRAM存储器介绍了MBIST的概念,并结合SRAM结构中存在的各种故障模型讨论了现今MBIST中应用最为广泛的March(齐步)算法以及March算法的测试原理。在此基础之上,本文设计了一个基于有限状态机的可编程MBIST电路,此MBIST电路可以根据用户的选择实现多种March算法,为MBIST的移植和复用提供了灵活性。本文在最后针对传统March算法难以测试SRAM开路故障的问题提出了一种称为PDWTM(预放电写入测试模式)的可测性设计方法,通过增加少数的几个门,使得SRAM存储器在几乎不增加外部附加逻辑的基础上能跟原有的基于March算法的MBIST电路结合,很好的测试出其中的开路故障。文中通过HSPICE对SRAM故障模型的仿真,显示了PDWTM方法在测试灵敏度和测试时间等方面相比于传统方法的优势。
其他文献
随着越来越多不同类型的移动新闻资讯平台的涌现,人们不再满足于单一平台提供的新闻资讯,而是根据自己的喜好和需求以及使用习惯来选择适合自己的移动新闻媒体客户端.本文以
DVB-H标准是在DVB-T标准基础上针对移动手持终端的数据和多媒体服务而制定的新一代数字地面广播标准。它将电视广播、移动通信及互联网IP技术相结合,可开展移动手机电视业务
近年来,数字电视飞速发展,正在逐步取代传统的模拟电视而成为主流传播方式。调谐器作为信号接收链路中的关键环节,其性能对输出图像和声音的质量有至关重要的影响。因此,作为
近年来,随着硅基射频集成电路工作频率的提高,低成本、易集成的射频片上螺旋电感得到了广泛的应用。电感是各类电路,如低噪声放大器、匹配网络、滤波器、压控振荡器等的重要组成部分,而且电感的性能也是整个电路性能优劣的决定因素。因此,如何获得高性能的电感成为研究的热点,本文则重点研究了通过优化版图参数来提高电感品质因子Q值的方法。大量的数值分析结果表明,优化电感的金属线宽与间距之比(R_(ws)),即优化金