论文部分内容阅读
FED 是一种新型的平板显示器件,福州大学现代物理研究所自89 年起开始研制,目前已完成25 英寸QVGA 显示器样机。本文主要研究一种适用于低逸出功印刷型FED 驱动电路的新型FPGA 控制系统结构,在FED 数字功率驱动电路方面具有创新性,并首次将FPGA 应用到此类FED 的驱动控制电路中,提高了电路集成度,减小了系统体积和功耗。电路所能驱动显示器是目前国内最大的FED 显示器。文章首先对FED 平板显示器的工作原理和研究发展情况进行介绍,然后描述FED 驱动电路的整体构成以及基于FPGA的控制系统的整体构成。文中重点论述的是FED 驱动电路及其控制系统,详细介绍了针对其中的视频采集单元、缓存单元、灰度调制和数字功率放大单元等部分,通过FPGA 实现控制的整个过程;还介绍了整机系统的装配,并分析了功耗的降低,提出FPGA 设计的改进思路。最后对FED 样机的演示结果进行了分析讨论,就存在问题提出相应的解决方案。采用FPGA 的集成驱动系统灵活性强,简化了电路结构,并有利于功能的扩展。目前,研制出的采用集成FED 控制系统的25 英寸FED 显示器样机,已经实现了彩色视频图像的演示,这在国内尚属首次,图像为QVGA 格式,样机亮度达250cd/m2、对比度为600:1,电路灰度等级256 级。