12bit 100MHz Pipeline ADC/采样/保持电路设计

来源 :湖南大学 | 被引量 : 0次 | 上传用户:taiyangkaimen
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
近年来,随着多媒体技术与物联网技术的迅猛发展,高速高精度的模数转换器(ADC)的研究也变得越来越重要。高速、高精度采样/保持电路(S/H)是ADC的核心元件。本文对高速、高精度采样/保持电路(S/H)进行了详细的研究,并且重点分析设计了其核心电路栅压自举开关与全差分运算放大器(OTA)。最终完成了一款适用于12bit100MHz Pipeline ADC的高速、高精度采样/保持电路。首先,为了提高S/H电路的精度,减小芯片的面积,选择了电容翻转式采样/保持电路。在分析了采样保持电路的三大主要误差来源之后确定了本文的设计重点便是解决开关的线性度问题与全差分运算放大器高增益与大带宽的问题。然后,考虑到栅压自举开关能有效的解决开关的线性度问题,因此重点分析和设计了一个线性度较高的栅压自举开关电路。考虑到高增益与大带宽对采样/保持电路建立过程的重要性,因此,采用两级增益自举套筒式全差分运算放大器有效的解决了全差分运算放大器高增益、大带宽的要求。最终,利用Virtuoso完成了各模块电路的版图设计。在Linux工作环境下,基于SMIC0.18um CMOS工艺库,使用Cadence工作平台中SPECTRE工具对设计的部分模块电路进行了仿真验证。结果表明,所设计的栅压自举开关能实现良好的电平跟随,所设计的全差分运算放大器达到94dB高增益,1.2GHz大带宽,74。相位裕度。所设计的采样/保持单元电路在1GHz时钟频率下能实现对100MHz输入信号的采样与保持,达到了12bit100MHz PipelineADC的应用要求。
其他文献
随着国内"互联网+"理念的提出,MOOC教学模式再一次被大众观注,从而也融入到学校课堂的教学中。MOOC的迅速发展对当前的计算机教学产生了巨大的影响。计算机基础课教学越来越
ue*M#’#dkB4##8#”专利申请号:00109“7公开号:1278062申请日:00.06.23公开日:00.12.27申请人地址:(100084川C京市海淀区清华园申请人:清华大学发明人:隋森芳文摘:本发明属于生物技
想知道自己是否爱一个人,只要想像一下,当他年老,卧病在床的时候,你愿意照顾他吗?想到他老病的样子,你已经有些沮丧,那么,他决不是能够跟你厮守的人。  很久以前读过一篇访问,被访者是一位事业成功的男士。他说,年轻时他有过一个女朋友,一次,那个女孩患了肺病住进医院里,他去过一次之后,就没再去了,因为受不了病人身上的那种味道。女孩当然也明白,出院后没有再见他。  我不知道,到底是他不够爱她,还是他不能够
目的观察护理干预对顺产分娩后排尿时间及尿潴留的影响。方法收集140例在中国科技大学附属第一医院妇产科顺产分娩的产妇实施观察研究,研究对象选取时间范围为2019年1月~2020
<正>颅面部损伤导致的眼眶骨折在法医临床学检验鉴定中比较常见。随着新的《人体损伤程度鉴定标准》(以下简称《标准》)的施行,眼眶骨折的相关条款有所修订。本文作者通过对
会议