论文部分内容阅读
本文给出了一种基于FPGA的全数字直接序列扩频收发结构的设计。首先,文章介绍了扩频通信的信息论基础,并讨论了若干种伪随机序列,作为扩频系统中的核心组件,其相关特性对接收机同步功能的实现具有重要影响。其次,文中对扩频系统中关键的接收机同步部分进行了详细阐述,对常见的捕获方案和跟踪方案给出了分析和对比。然后,对系统进行了总体参数设计,在MATLAB中进行描述,并给出了系统在不同信道环境下的传输性能测试结果。最后,使用硬件描述语言对扩频系统的各个模块进行基于FPGA的描述,并给出了各个模块的功能仿真结果,验证了逻辑的正确性。本设计工作于中频,以卷积码作为纠错码,以差分正交相移键控作为数据调制方案,扩频码片采用了带限的升余弦滚降波形,扩频码捕获采用串行搜索匹配滤波方案,扩频码跟踪模块使用了非相干延迟锁定环,而载波跟踪模块采用了科斯塔斯环。