用VerilogHDL实现基本JPEG编码器主体电路

来源 :西南交通大学 | 被引量 : 0次 | 上传用户:yummyumi
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着微电子技术的快速发展,数字图像编解码芯片设计技术在众多领域有着广泛应用,其中静态图像编解码芯片成为研究的热点之一;静态图像压缩标准(JPEG)内部采用了被认为最有效压缩技术的离散余弦变换(DCT),同时该标准也被认为最好的压缩图片方法。本文主要利用VerilogHDL来设计实现、仿真JPEG编码器芯片主体逻辑电路模块,包括2D-DCT、量化、熵编码和数据打包封装模块。论文主要工作为对集成电路设计常用技巧做了概述,说明了JPEG编码标准和图像处理基础,文中选用了目前需要乘法单元数目最少的DCT算法,采用自顶向下(Top-Down)的设计方法规划了流水线结构,其中为DCT算法量身设计了专用乘法器,采用并行输入方式实现流水和RAM转置结构;为了达到更好的压缩效果设计了Z字形扫描模块(Zig-Zag),使得DCT变换后的交流系数重新排序;最后使用查找表方式完成Huffman熵编码运算,在输出端还实现了简洁清晰的数据打包封装(Packer)模块,同时对整个内部单元做了改进和优化,综合应用设计技巧提高处理速度;分别使用Modelsim仿真工具和Synplify pro综合工具对设计进行仿真和综合,在文中给出了仿真和综合后的RTL或门级图谱,由仿真图可知整个设计符合要求。该JPEG主体逻辑电路设计整体或其功能单元在其他系统中可以参考,能够广泛使用于数字相机、摄像机和安防设备等各种消费类电子产品中。
其他文献
随着3G网络建设的展开,移动用户数量逐渐增加,用户和运营商对网络的质量和覆盖要求也越来越高。而在实际工作中,基站成本在网络投资中占有很大比例,并且基站选址是建网的主要
当代科学技术的迅猛进步极大地促进了各类医疗电子设备的发展,各种便携式、智能化的人体健康状况监护设备不断出现。论文提出了基于嵌入式操作系统Windows CE和AT91SAM9261微
随着无线传感网络(Wireless Sensor Networks, WSNs)相关学科领域的飞速发展,它渐渐地成为人们生活中密不可分的一部分。WSNs作为物理世界与逻辑世界的桥梁,极大地扩展了人类