论文部分内容阅读
本论文是TMS320C6202芯片与VME总线通过VIC068A/VAC068A接口芯片的硬件逻辑连接研究,主要实现单周期主从传输和块传输。采用先整体设计框架后局部实现的方法。 整个结构分上下两个接口:下接口是接口芯片与VME总线的连接,由于接口芯片的局限性,需要采用外围辅助器件;上接口是处理器与接口芯片的连接,由于两者控制信号的差异,采用可编程逻辑器件转换。其中还涉及到:复位信号的产生及仲裁;存储器主从传输的地址映射译码;以及电平转换、中断等。 通过研究发现三者的硬件连接是可行的,实现了下接口的连接,单周期传输和块传输,存储器的地址映射译码。复位信号与上接口主从传输控制信号的FPGA控制模块,已通过软件进行了设计编译与仿真,并得出引脚图和信号仿真波形图。