论文部分内容阅读
该研究涉及到用FPGA实现直接数字频率合成器(DDS)的方法.由于DDS具有PLL无法比拟的快速频率转换时间、极高的频率精度和分辨率以及易于控制各种调制方式,近年来在通信、雷达和电子战等现代通信系统中得到了愈来愈广泛的应用,其与锁相环的结合技术已经成为高性能频率基准源的基本做法之一.利用FPGA实现DDS专用电路芯片的主要特点是能满足用户对特殊功能的要求,而且在使用过程中也灵活地改变系统结构.商用DDS专用芯片虽然为电路设计者提供了很多机会并满足了很多场合的需要,但是也有它的局限性,并不能满足所有的要求.例如,很多商用DDS专用芯片不具备LFM(Linear Frequency Modulation,or Chirp)功能.该文在对现有DDS技术的大量文献调研的基础上,提出了符合FPGA结构的DDS设计方案并利用MAXPLUSⅡ软件在ALTERA FELX10K系列器件上进行了实现.1)可以实现LFM功能的32位流水线双层累加器的设计.2)基于ROM的相位-幅度变换器的设计;3)DDS控制逻辑及系统设计;4)基于CORDIC算法的相位-幅度变换器的设计;5)CORDIC算法在QAM调制器中的应用.该设计的Chirp DDS的时钟频率可以高达100MHz,频率分辨率大约为0.02328Hz,频率转换时间为0.68us.