论文部分内容阅读
锁相同步电路性能的优劣,对电能质量数据采集卡能否进行精确的同步采集起着至关重要的作用。本文首先设计了用FPGA实现的可控比例积分系数的数字锁相环,该锁相环可以对相位阶跃、频率阶跃信号进行无误差跟踪,满足数据采集的要求。然后提出了基于FPGA的信号断相、失锁判断方法,该方法可在信号断相失锁时做出正确判断,并能够迅速将系统输出切换为锁定相信号。最后提出了基于数学形态学和小波滤波的信号去噪方法,有效的消除了信号中所含谐波成分、白噪声和随机脉冲噪声。