超大规模集成电路的内建自测试(BIST)技术研究

来源 :桂林电子科技大学 | 被引量 : 0次 | 上传用户:C263185
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着超大规模集成电路(Very Large Scale Integrated circuites,VLSI)设计和制造技术地迅速发展,电路尺寸日益减小,复杂程度愈来愈高,VLSI测试成为迫切需要解决的问题,而可测性设计(Design For Testability,DFT)成为解决当前VLSI测试问题的主要手段,内建自测试(Built-In Self-Test,BIST)以其较高的故障故障覆盖率和能完成自测试的优点成为一种广泛应用的 DFT技术。近年来,边界扫描(Boundary Scan,BS)和内建自测试相结合的测试技术也成为测试领域研究的焦点。  本文首先针对 VLSI测试所面临的困难,依据电路分块测试的思想,研究分析了数字集成电路的分块方法和分块电路的测试方法。在此基础上,根据内建自测试(Built-In Self-Test)可层次化设计的特点,提出对底层的VLSI子块进行内建自测试设计的方案,实现了VLSI_BIST(Built-In Self-Test)子块中各模块的功能仿真。最后基于边界扫描 IEEE1149.1标准设计了 VLSI子块级 BIST测试架构,即JTAG_BIST架构,完成了JTAG_BIST测试接口设计和VLSI_BIST子块关键技术的设计,并进行功能仿真验证,最终实现了上层测试系统通过 JTAG_BIST测试接口控制下层VLSI_BIST子块进行自测试。本文的主要工作和创新点是提出VLSI子块的内建自测试设计方案,即基于边界扫描并行链的 VLSI子块级 BIST测试架构设计及仿真验证。  验证结果表明VLSI_BIST子块能够在接收上层指令下完成自测试,而上层测试系统能够通过JTAG_BIST测试接口对下层VLSI_BSIT子块进行自测试控制。全文基于电路分块的思想,结合边界扫描和内建自测试技术,较好地完成了JTAG_BIST子块的层次化测试架构设计及仿真验证,对于VLSI测试技术的发展具有一定的意义。
其他文献
该文所研究的主要内容就是如何根据单幅图象,模拟生成成像几何和光照改变条件下的新图象.如光照方向、表面反射特性和物体形状等参数,根据改变后的成像几何或光照条件,生成新
对于参数不确定性系统的鲁棒性研究是当前鲁棒控制领域中的一个热点,本论文针对几种参数不确定性系统的稳定性进行了研究.论文首先介绍了鲁棒控制中的两个基本概念:值集和稳
该文所阐述的内容是船舶电力系统计算机仿真方法,分别就以下几个方面的问题进行了研究和探讨.
网络流问题是近几十年来运筹学、网络分析等学科研究的热点问题。1997年,Shi-Yamamoto提出了最小极大流问题,现已有的算法均是通过理论证明在多维空间中得到网络的最小极大流
本文研究了在大型非规则三维数据场的显示中所遇到的主要问题:曲面图形计算机显示的各种方法、应用于曲面显示中的三角剖分问题、散乱点的数值插值方法及曲面拟合与体积计算精
随着片上系统中所包含的 IP核数目剧增,以通信为核心的片上网络(Network-on-chip,NoC)展示了其优于总线结构的本质和属性,其必将成为集成电路下一代主流设计技术。而NoC路径
随着集成电路的发展,芯片可靠性越来越重要,封装测试已成为集成电路产业链中一个重要的环节。芯片可靠性可通过加速寿命实验测量芯片封装表面形貌,分析芯片热应力分布来评估
该文在企业已有有现场总线和工业以太网的基础上,将思机生产线上电气设备的运行数据上网.采用工业组态软件FIX对轧机电气设备运行状态进行实时监测,并利用其ODBC接口实现数据
该文对国内外机器人视觉伺服的发展状况进行了综述,根据课题实际背景,对基于视觉的机器人定位控制进行了理论和实际研究.在视觉系统建立过程中,研究了几种与视觉伺服相关的图
随着计算机网络应用日益普及和通信技术、计算机技术的发展,网络接入服务器(NAS)认证计费系统已经成为远程接入设备的一个重要组成部分。本文介绍了基于NAS的网络认证计费系统的