论文部分内容阅读
随着无线通信的领域的迅猛发展,数模转换器以及模数转换器做为连接模拟信号与数字信号之间连接的枢纽,其重要性越来越高。由于数字电路处理速度的迅速提升,高性能的数模以及模数转换器的发展就成为了制约整个通讯芯片产业发展的重要因素。同时随着如今工艺尺寸的不断缩小,模拟芯片的设计难度也在不断的提高,这就给高性能DAC的设计者带来了巨大的挑战。电流舵DAC由于其能够支持极高采样率以及对于标准工艺的优秀兼容性,一直以来都是超高速DAC设计者们常用的主要结构。但是电流舵DAC也不可避免的存在着许多不足的地方,开关信号产生的毛刺能量以及电流源阵列内所存在的各种静态以及动态失配会很大程度上限制DAC的线性度。本文针对以上影响进行了优化与改进从而提升了DAC的线性度。本文基于SMIC0.18μm的标准CMOS生产工艺进行设计,设计了一款采样速率最高能够达到3GSPS的14位高速高精度电流舵DAC。此DAC采用了高4位低10位的分段式译码结构对输入信号进行译码,其中高位采用了改进型的分组随机旋转二进制译码结构对输入的数字信号进行译码。采用此译码方式能够有效的在电路的复杂度以及电路动态匹配性能之间寻找平衡点,随后使用四通道数据内插技术对经过译码之后的四路低频采样信号进行内插组合而成一个最高能够达到3GSPS的高频采样信号从而达到提升DAC动态性能的目的,本文所采用的单位电流源使用的共源共栅的结构来提升电流源的的输出阻抗,同时采用了四相开关结构来降低控制信号翻转产生的毛刺对于DAC线性度的影响,提高DAC的整体性能。对整体电路进行了基本功能的仿真以及无杂散动态范围(SFDR)的仿真,仿真结果显示在采样频率达到3GHz的情况下SFDR达到了75dB。在版图的绘制阶段使用了Cadence环境下的Virtuoso图形化版图设计工具对版图进行了设计,严格按照SMIC工艺的要求以及模拟版图设计方法进行仔细的设计,而且在设计的过程中考虑到工艺失配的影响运用了电流源阵列匹配技术对电流源阵列的版图进行优化设计。