3.125Gbps串行RapidIO接收器的设计

被引量 : 0次 | 上传用户:szRUIZHIZI
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
串行数据通信在网络传输、背板连接和I/O接口等领域应用非常广泛。经过不断发展的串行RapidIO互连技术已经成为了高速串行数据通信中的主流。RapidIO是系统级和芯片间的互连技术,主要面向高性能数字信号处理器系统以及嵌入式系统或芯片间的互连通信。由于存在时钟抖动、偏斜、以及串扰噪声等各种非理想因素的影响,接收器接收到的信号完整性变差,使得串行RapidIO的物理实现层的物理接口(PHY)成为了设计难点。而作为物理层一部分的接收器需要高可靠的时钟数据恢复逻辑(CDR),其设计更具挑战。本文简要概述了RapidIO互连技术的发展历程、互连规范和层次结构,详细地分析和对比了常用的CDR结构,结合工程需求选用了基于电荷泵锁相环(CPPLL)的结构。在0.13m CMOS工艺下,采用了全定制方法设计了一款传输数据率在3.125Gbps下的数据接收器。接收器版图面积是0.096mm2,CDR的均方根抖动为位传输时间(UI)的0.13%(408.58fs),峰峰值抖动为位传输时间的1%(3.32ps),仿真结果表明,该设计达到了工程预定设计目标。本文主要工作体现在以下几个方面:1.在时钟数据恢复模块中设计了一种可编程开关控制的电荷泵电路,它能很好的解决传统电荷泵的多种非理想效应(如电流失配、时钟馈通以及电压过冲等)带来的问题。2.在时钟数据恢复模块中设计实现了一种多相时钟产生电路。设计中使用单端环形结构,通过改变延时的方法调节输出时钟相位,从而使得输出的相位差均为45°,为了实现设计中需要的8个等相位输出时钟,采用了环路嵌套的的结构;3.在串并转换模块中设计了一种新型的多相时钟串并转换电路,该电路结构利用了数据切片技术,相比于传统的串并转换结构具有速度较快,功耗较低等特点。
其他文献
<正>2004年12月28日,重庆高速公路发展有限公司宣布与中国石油重庆销售分公司、中国石化川渝重庆分公司分别达成框架协议,共同修建"二环八射"2000公里高速路上的90座服务区。
目的研究并分析肋骨骨折合并血气胸的护理方法与效果。方法选取本院于2015年6月至2016年5月期间收治的肋骨骨折合并血气胸患者30例,经治疗后,对其进行特殊指导、行为指导和病
中央政治局日前召开会议,再次强调要坚持“两个毫不动摇”,促进多种所有制经济共同发展,研究解决民营企业、中小企业发展中遇到的困难。近一段时期,我国经济下行压力加大,民营企业
报纸
公路发展面临交通量增长,重载、超载严重,温室气体排放过多以及气候恶劣等对路面性能的特殊要求,普通沥青混合料难以满足路面性能和节能环保要求。Honeywell TitanTM聚合物改性
民以食为天,食以安为先。食品安全直接关系到广大人民群众的身体健康和生命安全,关系到社会的稳定和健康发展。但是,近年来食品安全事故频频发生,食品安全问题迭出,不是简单的管理
拉萨堆谐是西藏传统音乐中历史悠久、风格鲜明、结构严密,并达到很高艺术水准的歌舞艺术形式。拉萨堆谐的生态与形态研究的主要研究内容是拉萨堆谐的生态与形态研究,生态研究包
本研究通过对英语本族语、英语非本族语和汉语教育学方向博士论文引言和结论部分的呼应模式进行从宏观的体裁分析到微观的元话语分析,不仅了解了不同研究者在教育学领域博士
目前国际上以日本、荷兰等国为首工业发达国家其生产的光刻机曝光节点能够达到25nm以下,光刻机中的核心部件投影物镜元件个数就超过20多个,波像差优于1nm,为本国的半导体工业做
1996年高尔夫球运动正式进入湖南,近十年来尤其是2007年后,省委省政府在“中部崛起”的战略背景下,在全面建设小康社会、构建和谐社会步伐不断深入的前提下,率先提出了构建“资源
振兴东北老工业基地已经实施几个年头,装备制造业在辽宁省工业的地位一直处于核心。但是相对于全国的发展水平可以发现,东北老工业基地的起步相对较早然而发展比较缓慢,追其根源