论文部分内容阅读
国家重点工程项目北京谱仪(BESⅢ)正处于工程预研制和方案设计阶段,BESⅢ触发判选系统是北京谱仪实时数据获取系统的重要组成部分,其设计方案的确定必须进行必要的实验研究和测试。 本文概述了北京正负电子对撞机BEPCⅡ和北京谱仪BESⅢ的性能结构和触发判选系统的结构,详细介绍了电磁量能探测器EMC的功能以及能量甄别电路插件在整个北京谱仪(BESⅢ)项目工程中的作用,能量甄别电路插件(TCSUM)完成对触发单元能量的进一步相加,过甄别阈提取EMC的时间信息,以便后级簇团计数插件(TCCNT)进行簇团的计数,模拟信号转换为数字信号的过程,对整个触发判选电路起关键作用。本文明确了能量甄别电路插件的设计要求,对能量甄别电路插件的结构布局进行了设计规划及定义了各部分的电路功能。 本文针对能量甄别插件其核心电路——时间检出电路(时间检出电路就是提取幅度超过閾值的输入信号的时间信息)进行了具体研究,分析了普通脉冲幅度甄别的原理及其时间检出电路中存在的主要定时误差:时间游动。时间游动是由于输入信号的幅度和波形的变化,引起时间检出脉冲的游动。指出了传统的甄别方法已不能适用设计中;从理论上详细分析EMC能量信号的具体特点,为了消除单极性脉冲信号幅度变化引起的甄别时间游动,设想使单极性脉冲信号成形为双极性脉冲信号。通过对输入的单极性脉冲信号作拉氏反变换,并提取主要参数,通过计算分析表明能量甄别电路输入的单极性脉冲信号经过CR微分后,产生双极性脉冲信号,其过零点与输入的单极性脉冲信号的幅度无关,可作为时间信息的提取点。由此设计制作了一个新型的过零定时甄别电路,大大减少了输出脉冲的时间游动,经过PSPICE瞬态仿真验证了理论分析的正确性,设计了电路板。通过实验测试,达到了设计的预期目标;本文还初步研究了能量脉冲甄别后时间信息由VME总线的读出,在此数字电路部分采用FPGA器件,使设计具有灵活性。