论文部分内容阅读
H.264是ITU-T的视频编码专家组(VCEG)和ISO/IEC的活动图像专家组(MPEG)联合制定的视频编码新标准,其目的是为了获得更好的图像压缩效果并能适应不同的网络环境。本文研究的重点是设计一个基于FPGA的H.264视频开发平台,使其在传输速度、运算速度以及系统稳定性方面可以满足H.264解码器验证的个方面要求。此开发平台结构上可大体分为数据传输控制模块,视频数据存储模块,数据缓冲器模块,视频显示模块,数据处理模块五个部分。设计中主控制器采用XILINX公司的FPGA XC3S2000芯片,开发工具采用XILINX的ISE,硬件描述语言采用IC设计中最为实用的Verilog HDL。设计结果在运算速度,传输速度上完全满足此H.264解码器要求,并且可以扩展到很多算法研究和视频开发领域中。