实时时钟RTC的IP研究

来源 :西安电子科技大学 | 被引量 : 0次 | 上传用户:cododo2009
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
随着集成电路向着深亚微米的制造、设计技术的发展,集成电路已经步入高速发展的SOC时代。顺应信息产业的发展和市场需求,人们对芯片系统的性能提出了更高的要求,片上系统的规模越来越大。此时的设计问题已不再是单个芯片是否有能力容纳系统设计,而是设计如何跟上芯片设计复杂性的增长步伐,以及如何满足激烈的市场竞争对产品上市时间越来越苛刻的要求。在片上系统设计变得异常复杂的今天,基于芯核的设计已经成为EDA发展的必然趋势。开发具有自主知识产权的IP核则更具有广泛的应用前景。本文在智能监控SOC系统芯片平台下,对该SOC中的一个子IP模块实时时钟的IP核设计进行了深入研究。在介绍IP核的特点及可复用型IP核的设计方法及设计中的关键技术的基础上,对RTC模块进行了可复用IP软核的设计。将整个实时时钟系统划分为多个功能模块,介绍了各个子模块各自要实现的功能和部分模块的算法。通过对SOC设计中低功耗设计方法和可综合代码编写规则的研究,采用IP核重用技术和当前流行的VerilogHDL硬件描述语言设计,使用高层综合的方法对各个模块进行设计描述,利用EDA工具对系统进行了仿真综合,完成了RTC模块的软IP核的设计。本文研究的重点是基于该RTC IP软核设计的基础,结合设计中出现的相关问题,对RTC模块设计中的关键技术方法即多时钟域设计技术的研究。详细介绍了数字电路设计中的各种时钟和多时钟系统中常常碰到的亚稳态问题及解决方案。考虑到系统的稳定性和避免多时钟域中亚稳态现象的产生,重点研究了异步控制信号和数据通路的同步技术,给出了多种同步的电路设计方法和RTL实现方法,对不同时钟域信号做了分类描述并比较了各自特点,归纳总结了SOC设计中的时钟设计策略。这成为本文的创新点。
其他文献
中国的扬声器产量遥遥领先于其他国家,而浙江省又正好是中国的扬声器产量大省,但中国还远非扬声器生产强国。因此,对扬声器薄壳振动模态的检测,分析其失真原因,并将结果不断
<正>近几年来,在广播、电视、报刊等各类媒体,特别是互联网、手机等新媒体上出现了一些低俗、失实和不健康的内容,一些媒体在改革过程中出现了过度产业化、公共权力部门化和
修剪是葡萄栽培管理中必不可少的一项措施,但是修剪等机械伤害会在剪口处形成楔形死组织以及在剪口导管内形成侵填体,影响导管和筛管的运输性能。合理的修剪可以提高葡萄群体与
光子晶体作为一种具有周期性介电结构的人工材料,由于具有光子带隙的特性而引起广泛关注。在完整光子晶体中引入线缺陷,形成光子晶体波导,可实现大拐弯处的低损耗甚至零损耗
光学元件上微米到毫米量级的灰尘、杂质、划痕、麻点以及亚表面缺陷等“缺陷”是影响高功率激光装置输出性能、制约负载能力提升的“瓶颈”因素。明确“缺陷”分布的表征参量
热电器件以其无污染、无噪声、无磨损、体积小、安全可靠性高、热-电转化速度快和输出功率范围广等优点,深受广大学者的关注。其中,对热电器件具有重要影响的因素主要包括:热
高校思政课是做好学校思想政治教育工作的重要抓手,改变传统的思政课教学模式,创新思政课教学方式,增加课堂的趣味性、时效性,是提升学校思政工作的重要途径。视频资源具有图
随着集成电路设计和加工技术的发展,电子信息产品或系统对模拟集成电路性能和性价比的要求越来越高,为了满足不同应用场合,应用条件下的需求,人们必须针对不同的用户需求来设
随着电力电子技术的发展,晶闸管等开关型功率器件在大功率工业场合的应用日趋广泛,这些非线性负载成为了电力系统的主要谐波源,从而严重的降低了电网的电能质量。大容量有源
科学数据与科学论文一样,被视为重要的科研产出,是一种具有潜在的经济价值的战略资源,同时是政府机构、科研单位和企业制定规划、做出决策的重要参考资料,对促进科技创新和国