一种32位低功耗高速浮点DSP乘法部件的设计

来源 :第十一届计算机工程与工艺全国学术年会 | 被引量 : 0次 | 上传用户:xushuai880620
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于0.18微米CMOS工艺模型,实现了32的低功耗高速浮点DSP的乘法器。没有采用通常采用的Booth编码电路结构,32个部分积直接相加,同时采用Wallace树型结构。实验结果证明在这种结构下仍然获得较高性能,较低功耗的乘法器。在1.8V工作电压下,运算时间为8ns,功耗为2.074mW。
其他文献
茅苍术种植基地内发现少数植株表现为扁茎、叶序紊乱、花变叶等症状,与植原体侵染引发的症状类似.为确定是否是植原体侵染,以及是何种植原体侵染,本研究利用植原体通用引物P1
通过对香蕉Aux/IAA (auxin/indole-3-acetic acid)基因家族密码子使用偏好性进行研究为进一步的功能研究尤其是异源表达验证提供参考.本研究采用CodonW、EMBOSS在线程序、SPS
为了分析苯丙氨酸解氨酶基因(CsPAL)在黄瓜侵染白粉菌中的转录应答响应,对CsPAL基因(GenB-ank No.JN 675927)及其启动子进行了克隆与序列分析,再利用qRT-PCR技术分析了该基因
本文通过对H.264视频编码算法的分析,提出一种基于数据并行的H.264视频编码算法的多核化方案。该算法将视频数据以宏块区域为单位分配到不同的处理器上进行编码。在该并行算
银胶菊(Parthenium hysterophor L.)是热带地区入侵植物,主要分布在路边、荒地和农田,生长繁殖迅速,危害作物产量和人畜健康,植株具有较强的化感作用抑制农作物的生长.本研究
本文介绍了军用液晶显示器视频缩放引擎的特点,分析了双三次视频缩放算法的原理,并提出了一种双三次算法的FPGA实现方式,并给出了视频图像缩放的效果图,实现效果表明,该算法
本文提出了一种新型车辆事故监测系统,该系统前端是基于SAA7111A和CPLD的图像采集模块,在出现状况时,可迅速反应并保存时间点前后数帧图片。后端是由典型的ARM9 S3C2410+Linu
会议
现代数字信号处理器绝大多数都配备了高速串口部件,该部件一般都具备了字长选择、时钟定义等多种可配置功能。本文根据一种32位高速数字信号处理器对其串口部件的功能需求,设
根据当前不断发展的高性能嵌入式图像处理的需求,本文结合嵌入式微处理器Estar2的稳定高速性和数字信号处理芯片X-DSP在复杂数字信号处理方面的优势,提出了基于Estar2和X-DSP
本研究以17个品种风信子为试验材料,设置不同品种间杂交组合191个,自交组合7个,通过子房膨大率、坐果率、平均种子数判定不同杂交组合的杂交亲和性.结果显示:191个杂交组合中