论文部分内容阅读
本论文采用了软件级数据掩模方法对一款用于高速网络安全协处理器中的AES算法引擎进行了抗功耗攻击的电路设计。本设计中的AES算法引擎的原始模块是一种加解密共用S-box的结构,本论文用两种完全不同的方法实现了抗功耗攻击电路,一种采用SRAM方式来实现数据掩盖,另一种基于硬件复 制方式。仿真结果表明,未加保护的电路在1000条功耗曲线内就可以攻破,采 用了本设计的电路可以抵抗10000条以上的功耗曲线。经FPGA验证,证明两 种设计均是可行的。