论文部分内容阅读
本文在已设计完成Sigma-Delta调制器芯片的基础上,综合考虑了最终Sigma-Delta ADC芯片的面积与功耗,设计了一种适用于该调制器的递归结构CIC抽取滤波器.本文主要包括两个工作:基于MATLAB和FPGA的CIC抽取滤波器的设计和基于虚拟仪器软件Labview的调制器芯片的测试.以测试得到的调制器芯片输出数据作为所设计的CIC抽取滤波器的仿真输入,通过MATLAB对相关数据进行时域与频域的分析,最终实现了抽取率为64倍的递归结构CIC抽取滤波器的设计,并在原有调制器的性能基础上,实现了信噪比(SNR)提高3.1dB、有效位(ENOB)增加0.4位.