40nm工艺下SRAM单元的低功耗设计技术

来源 :第十七届计算机工程与工艺年会暨第三届微处理器技术论坛 | 被引量 : 0次 | 上传用户:bianmomo
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  集成电路制造工艺缩减到40nm以下之后,静态功耗问题已经极大地影响了集成电路的设计思想。本文详细论述了MOS管中的泄漏电流产生的原因以及静态随机存储器中静态功耗的产生原理,并且提出了一种在40nm工艺下晶体管堆叠技术与可变阈值电压相结合的低功耗设计方法。模拟结果表明:利用这种低功耗设计方法改进之后的电路能够有效地降低亚阈值泄漏电流引起的静态功耗。
其他文献
  本文提出了一种基于异步物理层的PCIe接口芯片FPGA验证技术,通过在PCIe接口与Serdes之间插入异步物理层接口,补偿物理链路与PCIe接口的频率差,解决PCIe接口逻辑综合到FPGA中
  随着微处理器设计规模和复杂度的增加,传统的硅前验证难以发现所有的错误,需要在硅后验证阶段发现和定位问题。针对硅后验证中测试激励生成复杂、速度慢、冗余度高等问题,本
  旋转不变性是图像匹配的难点。本文提出了一种基于矩确定主方向以获取局部特征旋转不变性的方法。该方法基于一阶中心矩的不变性,通过积分运算获得特征区域的主方向。该方
化学镀镍赋予了材料表面特殊的理化性质,而被广泛应用于化工、航空航天、机械、仪表、计算机等领域。未经钝化的镀层存在孔隙,致使镀件耐蚀性差而直接影响了镀件的产品质量和
  本文提出了基于FPGA设计的数据通路测试中,嵌入错误和延迟检测逻辑进行检测的方法。这种方法有效解决了通过chipscope或逻辑分析仪直接观测输入输出信号时,观测难度大、信
  不同于以往高斯尺度空间或近似高斯尺度空间,本文基于加性分裂算子快速创建非线性尺度空间,在图像细节信息保持性能上有所提高。利用Bhattacharyya系数描述两个有向梯度直
  An IC-level electrostatic discharge (ESD) test method to test the power-up chip is introduced in this paper.The power-up ESD (PESD) test results can be clas
会议
  随着SoC设计集成度越来越高,功能也更加复杂,SoC芯片的调试也变得更加具有挑战性。本文提出了一种基于总线与JTAG协议的调试系统的设计方法,在不修改其它电路模块的基础
  快速有效的大规模复杂SoC(System-On-Chip)芯片逻辑验证方法已成为SoC芯片设计中的关键因素。利用FPGA进行逻辑验证是一种较为传统的验证方法。随着SoC芯片复杂度和规模
会议
  量子密钥分发网络是一种无条件安全的密钥分发方式,但是在实际运行中会存在很多的不安全性,攻击者可以通过密钥的消耗使得量子密钥分发网络崩溃。