高性能锁相环的抖动分析与低噪声设计

来源 :第十届计算机工程与工艺全国学术年会 | 被引量 : 0次 | 上传用户:lanrong
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
电荷泵型锁相环是高速集成电路中时钟合成逻辑的核心部件,随着集成工艺的发展和工作频率的提升,噪声严重影响了锁相环和时钟电路的稳定性、加大了时钟的"抖动"(jitter).本文研究了影响锁相环工作的主要噪声源并提出了相应的改善措施,经投片测试表明,达到了较好的效果.
其他文献
本文对MPEG-2 Layer3音频压缩中的核心算法——子带滤波,MDCT和量化编码进行了算法级优化,以及针对YHFT DSP开发平台的优化,大大提高了MPEG-2 Layer3压缩程序的执行速度,实现
本文提出了一种对异构多核DSP/SoC芯片进行同步调试的结构.该调试结构在原有单核的调试结构基础上,以较少的硬件开销实现了RISC处理器核与多个DSP核之问的同步调试,包括命令
在芯片的不同版本设计阶段,设计者必须基于已有条件全面系统地衡量相关因素,使设计优化更加简洁高效.针对YHFT-DSP芯片ESMIF特定需求下的时序问题,本文在各版本设计阶段结合
本文主要介绍在某银河飞腾DSP的视频应用中,用FPGA技术实现的MEPG-4压缩的源视频数据的采集系统.整个系统设计的重点在于对视频解码芯片输出的复合BT.656视频数据进行格式转
本文主要介绍了面向家庭安全管理的智能家居安防系统.阐明了系统的设计思想和功能需求,介绍了系统的整体结构,并根据系统的功能需求详细讨论了各个组成部分的设计方案.全文从
本文介绍了一种基于YHFT-DSP和FPGA实现的数字视频解码、显示系统.该系统在YHFT-DSP/800上运行MPEG4视频解码程序,采用大容量的SDRAM存储器作为帧缓存.使用FPGA完成逐行变隔
会议
财政对新农保既补“入口”又补“出口”为加快建立覆盖城乡居民的社会保障体系,解决广大农村居民老有所养问题,国务院印发《关于开展新型农村社会养老保险试点指导意见》,决
本文介绍了利用VHDL设计VGA控制器的方法及其ASIC实现.首先对VGA控制器的工作原理、技术参数和应用框架做了扼要的介绍,又从总体设计、各子模块的设计、模拟和实例验证及其在
正对项目安全生产方面存在的问题阐述了对存在问题的解决办法,以此加强工程项目的安全生产。 The project is the production safety problems described the solution to e
期刊
一个月以前,美国共和党总统候选人艾森豪威尔在美国退伍军人团全国代表大会上发表了一篇杀气腾腾的演说,骨引起了西欧和美国很多人的惊慌。在那篇演说里,艾森豪威尔叫嚣着说