液晶电控频率特性的研究

来源 :全国第14次光纤通信暨第15届集成光学学术会议 | 被引量 : 0次 | 上传用户:chichilela
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文理论上分析了液晶的电控双折射效应,利用偏光干涉原理通过对BL-009型向列相液晶透射比的测试,详细分析了液晶透射比随电压的变化情况,并对液晶的电控频率效应进行了研究。实验在室温20摄氏度下,对液晶盒施加垂直于其表面的电场,同时使液晶盒光轴方向与起偏镜和检偏镜偏振方向成45°角,利用上海分析仪器厂生产的751G型分光光度计分别测出了起偏镜和检偏镜偏振方向平行和垂直时的透射比。所得结论对液晶偏振器件的进一步研究很有参考价值。
其他文献
本文以非线性色散位移光子晶体光纤为非线性介质,实验研究了基于简并四波混频效应的全光波带转换。实验中以可调谐脉冲激光器为泵浦光源,以宽带光源的自发辐射谱为波带信号。采用环形器结合3dB环镜的实验装置,实现了信号光、泵浦光在光子晶体光纤中的往返传输,从而增加了非线性作用距离,仅用20米长的非线性色散位移光子晶体光纤实现了全光波带转换。该光子晶体光纤零色散点在1550nm附近,其非线性系数为-11(Wk
本文提出了一种使用反射环镜和布拉格光栅构成并行腔的波长间隔可调的双波长掺铒光纤激光器(EDFL)。这种结构实现了谐振腔的分离,使不同波长的光波利用不同的增益介质在不同的谐振腔中振荡,克服增益介质均匀加宽引起的模式竞争,实现双波长激射,并在反射环镜中嵌入一段未抽运的掺铒光纤作为可饱和吸收体以减少纵模使线宽变窄。通过实验,成功获得了波长间隔为16.1nm和2.2nm的可调双波长激光输出,并证明了可饱和
本文提出了一种短腔单纵模双波长光纤激光器并对测量激光线宽的方法进行了研究。利用一对波长相符的光纤布拉格光栅(FBG)作为激光器的谐振腔,并减少谐振腔腔长,其有效腔长仅为10.64mm。并在激光谐振腔内引入空间烧孔效应,使得在室温下形成稳定的单纵模双波长激光。以高浓度的铒镱(Er3-Yb3+)共掺光纤作为增益介质,当980nm泵浦光功率调整到17.1mW时,实现激光单纵模双波长输出,其波长分别为15
本文提出了一种基于高精细度法布里-珀罗(F-P)滤波器的全光时钟提取方案并进行了实验验证。为了实现对信号波长无关的特性,系统利用光纤中交叉相位调制(XPM)效应对输入信号进行正码波长变换,使变换后的波长始终与F-P滤波器的透射峰精确对准。采用精细度为1012的高精细度F-P滤波器提取时钟,并利用半导体光放大器中的自增益调制(SGM)效应进一步抑制时钟信号的低频噪声,保证了高质量的时钟输出。实验中,
光纤光栅在光通信、光传感等领域中已获得了广泛应用,而波导型光栅由于其制作材料、结构设计,以及制作工艺的极大灵活性近来成为研究的焦点。本文基于耦合模理论建立了长周期波导光栅耦合器的一般传输模型,并应用传输矩阵法分析了非均匀长周期波导光栅(LPWGs)耦合器的传输特性,为利用光栅非均匀性改善长周期波导光栅耦合器的传输特性提供了理论依据。长周期波导光栅耦合器作为光滤波器、宽带波分复用器、解复用器等集成光
本文首先介绍了双芯全固光子带隙光纤环形腔多波长激光器的基本光路结构和选频原理;然后应用平面波展开法和全矢量有限单元分析方法数值模拟出双芯全固光子带隙光纤的有效折射率n(eff)与波长的关系,进而计算出双芯全固光子带隙光纤的耦合长度与波长的关系,再根据双芯全固光子带隙光纤的长度和掺铒光纤的增益谱线,得出在1530nm波段理论上应有稳定的激光输出;最后做了实验研究,在1530nm附近得到了多波长输出。
本文采用有机/无机杂化溶胶-凝胶方法制各出高质量的SiO2薄膜和光敏性薄膜材料;利用三维BPM方法研究了掩埋式和暴露式矩形波导结构MMI型光功率分束器的主要性能,理论模拟发现掩埋式矩形波导结构分束器的长度、宽度和厚度容差性都优于暴露式矩形波导结构的MMI型分束器,并且具有更宽的带宽特性,更适合应用于密集波分复用(DWDM)系统中。通过简单的紫外曝光、显影工艺制备出1×4MMI型波导分束器,分束器在
本文研究了基于IP包、突发包、突发包流三种粒度的多粒度光突发传送网。仿真结果表明,多粒度光突发传送能有效降低网络的阻塞率,在中等网络负载时,多粒度光突发传送网络的阻塞率比单粒度光突发交换网络的阻塞率约低40%。
波分复用(WDM)技术利用同一个链路的多个波长,可以使采用不同网络技术的传输子网在同一个WDM光平台上共存。这个混合的网络平台不仅可以有效地提供多种业务类型,而且通过对每个子网动态分配波长资源,能够根据不同QoS需求类型的业务量变化来合理分配网络资源。北卡罗莱纳微电子中心研究开发所的相关研究工作采用博弈论方法获得了在用户需求动态变化情况下最大化子网效用(或整体网络收益)的最优波长分配解析解,但是该
虚级联技术是SDH和OTN中的关键技术之一,而利用VLSI来实现高速虚级联处理是十分必要的。本文首先介绍了2.5Gb/s EoS系统中虚级联的原理和VLSI总体实现架构,随后重点分析了在高速硬件设计中的难点并给出了相应的解决方案,主要是解决VLSI设计中的电路处理速度、仿真速度和设计规模问题,最后利用verilog语言进行了设计实现并通过FPGA验证了所设计的电路稳定可靠,其端口处理速率可达2.5