指挥系统快速重组的可检测性设计

来源 :全国抗恶劣环境计算机第十五届学术年会 | 被引量 : 0次 | 上传用户:wjief
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在研究可检测原理及结构模型的基础上,提出了在快速重组的指挥系统中实现可检测性原理的方法,设计了系统运行过程中的可检测性的概率模型和矩阵模型,根据矩阵模型得出保证快速可重组指挥系统具有完全可检测性时系数矩阵应为满秩矩阵,并在某指挥系统的抗电磁脉冲(EMP)快速重组技术上得到了部分应用,提高了指挥系统的战场生存能力。
其他文献
介绍了ADI公司TigerSHARC系列TS201的引导程序加载原理与应用,给出了TigerSHARC系列DSP程序加载的几种模式和方式,详细分析了单DSP及多DSP程序加载的过程和方法。设计在TigerSHARC系列DSP中具有通用性,可以方便地应用于其它DSP引导程序加载的设计.
PowerPC主机处理器MPC7447A是高性能、低功耗的32位嵌入式处理器.设计了基于MPC7447A的单板计算机,详细说明了硬件设计中处理器节点设计、控制器设计等要点,并介绍了VxWorks BSP的开发方法。
PCI Express,是计算机总线的一种,它沿用了现有的PCI编程概念及通讯标准,但在硬件上采用数据传输速率更快的差分串行传榆方式.简要介绍了基于PLX公司PEX8532芯片的PCI Express交换模块的设计原理和实现方法,并对一些关键技术进行介绍.
介绍了LVDS(低电压差分信号)技术的基本工作方式,结合应用实例,重点论述了LVDS工程应用时在PCB设计,媒质选择上的一些技巧.
军队信息化建设进程必然带来计算机设备的大量装备部队,而信息处理硬件平台建设是有效精简计算机设备类型,降低硬件维护负担,提高信息化建设效率的必由之路.美陆军信息处理硬件平台的建设已取得巨大进展,并还正在执行若干计划,范围涵盖陆军通用计算机和嵌入式计算机.本文对美陆军的信息处理硬件平台建设情况进行了初步的分析.
随着数字信号处理和图像技术的发展,传统的单CPU计算机架构难以满足日益增长的超大数据量的数据运算、数据传输实时性的要求,同时多CPU的阵列计算机架构优势表现的也愈加明显.在介绍了ADI公司的TIGERSHARC芯片TS201的基础上,提出了两种阵列处理计算机的架构,并对其进行了选型和工程实现.
可穿戴计算机特殊的穿戴形式会对其EMC问题产生直接和间接的影响.文章分析了可穿戴计算机EMC问题的特殊性及设计原理,详细阐述了可穿戴计算机EMC设计中几种特殊的技术及方法.该技术及方法不但可应用于可穿戴计算机,还可以推广到PDA、智能手持设备等的EMC设计。
在飞行器系统研制各阶段均需进行不同的试验,且需采集多类试验数据.针对各种飞行器各类试验的要求,我们研制了可实现完整回收的机载数据记录器,其结构采用多层抗冲击设计,内部电路采用高度集成技术,具有抗高冲击、防水和隔热等特点,经实际飞行试验的考核,成功地实现了完整回收,得到了可靠的高速飞行器状态参数。
本文研究军用显示器抗干扰滤波设计,着重介绍显示器抗干扰滤波设计的方法与技巧,并结合实践中实例进行设计与应用。
由于嵌入式系统具有专用性,嵌入式BIOS与通用BIOS相比,有其自身的特殊要求,本文就嵌入式BIOS开发过程中遇到的从盘引导和快速启动这2个问题进行了分析和研究,并给出了可行的解决方案。