延迟锁相环相关论文
因单光子雪崩二极管(Single Photon Avalanche Diodes,SPAD)高灵敏度、高速、高增益的特点,使得基于SPAD的光子飞行时间(Time-of-Flig......
直接数字频率合成器(Direct Digital Frequency Synthesizer,DDS)是当代电子系统中的一个关键单元,因其可以提供的高性能的频率输出......
延迟锁相环中的压控延迟线是对单粒子事件(single event,SE)最敏感的子电路之一,其主要包括偏置电路和压控延时单元.利用双指数电......
设计了一个应用于SFI-5接口的2·5Gb/s/ch数据恢复电路.应用一个延迟锁相环,将数据的眼图中心调整为与参考时钟的上升沿对准,因而......
随着半导体工业的发展,微处理器的集成度和工作频率在迅速的提高.与此同时,微处理器芯片内部的时钟偏差问题也越来越严重,确保电路......
伴随着半导体工艺的不断进步,微处理器的集成度和工作频率迅速提高,微处理器系统的应用也日趋广泛。单个芯片处理能力的不断增强,......
随着集成电路工艺特征尺寸不断减小,工作速度不断提高,各类电路系统对时钟电路的性能要求越加苛刻。时间数字转换器(Time to Digit......
随着半导体集成电路技术以及通信技术水平的不断提升,CPU高密度计算、密集图像信息处理、网络信息交互以及高密度数据传输都对I/O......
近几年,直流-直流转换器在高速、低压和高效率等方面的要求越来越苛刻。传统的模拟电源转换器受环境影响较大,并且控制精度难以提......
随着集成电路技术的快速发展,片上系统的工作频率越来越高,其内部电路对高频时钟信号的要求更加苛刻,因而片内时钟电路的性能日益......
针对单光子探测盖革雪崩焦平面读出电路应用,基于全局共享延迟锁相环和2维H型时钟树网络,该文设计一款低抖动多相位时钟电路。延迟......
利用光纤进行相位稳定的微波频率参考的远距离分配,在深空科学研究、基础物理测量以及多基地雷达技术方面有着广泛的应用需求。研......
直接序列扩频通信是目前应用最广的一种扩频系统。同步技术是直接序列扩频通信系统中的关键技术之一。本文从理论上对该技术进行了......
随着SOC技术、IP技术的发展,锁相技术在无线通信和微处理器电路中作为时钟电路应用广泛.锁相技术包括基于压控振荡器的PLL锁相环路......
随着半导体技术、数字信号处理技术及通信技术的飞速发展,A/D、D/A 转换器近年也呈现高速发展的趋势。随着数字信号处理技术在高分......
随着集成电路工艺向着深亚微米方向的不断发展,集成电路设计对电路速度的要求越来越高,片外时钟已无法满足几百兆赫兹的要求,因此必须......
时钟信号是数字电路中的关键信号,它在模块间传递的延时及相位偏移是衡量时钟分布质量好坏的重要指标。随着工艺尺寸的不断缩小,集......
随着通信技术和集成电路工艺技术的发展,数字信号处理和传输的速度越来越快,同时模拟信号和数字信号之间的转换速率也越来越快,对......
延迟锁相环电路是目前高频时钟产生电路中的重要研究课题之一。和传统的锁相环相比,延迟锁相环内采用了压控延迟线,其时钟抖动更低......
集成电路技术的提高以及人们对于新科技产品的需求越来越多,尤其是在对电子产品处理速度上的追求。在国内数字检测器的发展比较缓慢......
随着集成电路的快速发展,用户要求通信系统以更高速度和更远距离实现数据传输,因此串行通信系统逐步取代传统并行通信系统。FC-PI......
随着GPS(Global Positioning System)系统的迅速发展,GPS导航定位技术得到了广泛的应用,而现有的导航系统日渐无法满足大幅增长的用......
脉冲超宽带(IR-UWB)技术具有良好的时间分辨能力,能够满足室内高精度的定位需求,因此成为短距离高速无线通信与精确定位的首选方案......
本文主要对跳频通信系统中同步过程中的两个阶段:捕获和跟踪,进行了深入的研究,对串、并、串并捕获方式以及抖动、延迟锁相环跟踪......
给出了一种适用于分时采样结构A/D转换器的等间距8相时钟发生电路。介绍了延迟锁相环(DLL)的结构,给出了每一模块的具体模型并加以......
针对延迟锁相环的结构和对单粒子效应敏感性的分析,提出了一种具有锁定检测结构的新型抗SET加固DLL结构,该结构能在满足原有DLL性......
针对现有基于PLLs/DLLs的全数字化同步倍频器结构存在的不足,提出了一种基于双环结构的全数字同步倍频器。它由延迟锁相环和锁频环......
设计了一种宽频率锁定范围、倍频数可编程的延迟锁相环。它引入了条件振荡控制电路,使该电路在保持DLL一阶系统和低抖动性能优势的......
基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改......
直接扩频通信(DSSS)作为通信领域有效扩展频谱的前沿技术,由于其隐蔽性好,抗干扰性强,速率高等特点,已被广泛应用许多领域。同步系统......
根据对OFDM信号特性的分析,本文直接从接收信号中提取相关序列,构造了一种延迟锁相环算法,该算法将每个OFDM符号作为一个整体进行......
针对WCDMARAKE接收机传统多径同步方法计算效率低的问题,借鉴延迟锁相环技术,提出了一种改进的多径同步实现方法。理论分析及实验仿......
介绍了一种可用于DLL的控制模块,设计了控制模块的具体电路,并着重优化了控制算法,使其锁定速度快、支持的输入时钟信号频率范围大、......
本文提出一种新的延迟锁定环路的大步进快速捕获方法,主要解决目前尚未很好解决的低信噪比长序列伪随机码的快速捕获问题。文中讨论......
提出了一种适用于DDR SDRAM控制器的DLL新结构,在不同的工艺、电压和温度(PVT)条件下,DDRSDRAM的数据经过传输线传输后均能被器件采样......
设计了一种宽频率工作范围、可编程的频率合成器.引入自偏置的DLL结构及启动电路扩展系统频率范围,消除误锁定,在保证DLL系统稳定......
介绍了一种用于高速ADC的低抖动时钟稳定电路。这个电路由延迟锁相环(DLL)来实现。这个DLL有两个功能:一是通过把一个时钟沿固定精确......
本文根据直接序列扩频码分多址(DS-CDMA)系统上行链路伪随机码跟踪的特点,给出并分析一种全数字非相干延迟锁相环(DLL),该DLL采用......
本文提出了一种具有防错锁功能的延迟锁相环电路(Delay-Locked Loop,DLL),探讨具有学习功能的DLL电路与WPT发射模块谐振频率自适应......
设计了一种可以用于FPGA的数字锁相环的集成电路结构.传统的快速逼近设计方法因仅采用单层次的设计架构,会面临延迟单元数目与精度的......
针对伽利略信号调制的特点,提出了一种基于滤波相关器法的多路径消除方法ELSC(early-late strobe correlator).通过对滤波相关器法应用......
针对卫星导航接收机性能易受多径信号的影响,提出了一种基于窄相关的BOC信号的多径减弱方法。该方法通过调整本地伪码相位使码跟踪......
直接序列扩频(DSSS)是通信数据链中广泛采用的一种信号调制方法,而实现伪随机码(PN码)同步是直接序列扩频通信系统正常工作的前提。从......
在ISE集成开发环境中,用硬件描述语言对FPGA的内部资源DLL等直接例化,实现其消除时钟的相位偏差、倍频和分频的功能.时钟电路是FPG......
时钟产生电路是集成电路系统中不可或缺的模块,时钟质量的好坏直接决定系统的整体性能。相对于锁相环,延迟锁相环(Delay Locked Lo......
针对MCDS—CDMA系统对定时误差敏感的特点,提出一种全数字定时跟踪方案。通过对准时支路相关值进行矢量旋转,检测定时误差并实现定时......
扩频通信(Spread Spectrum Communication,SSC)是一种信息处理传输技术。在信息时代,扩频通信技术因具有保密性强、抗干扰性强、可......
文章设计了一种用于高速流水线ADC的时钟管理器,该电路以延迟锁相环(DLL)电路为核心,由偏置电路、时钟输入电路、50%占空比稳定电路和无......