搜索筛选:
搜索耗时1.6089秒,为你在为你在102,285,761篇论文里面共找到 95 篇相符的论文内容
类      型:
[学位论文] 作者:马成炎, 来源:上海交通大学 年份:1990
[期刊论文] 作者:马寒玉,马成炎,, 来源:电子技术应用 年份:2013
设计了一种新型的、不随电源电压变化的、温度系数很小的nA量级CMOS基准电流源,并分析了该电路的工作原理。该基准电流源不需要使用电阻,大大节省了芯片的面积。基于TSMC0.18μm......
[期刊论文] 作者:黄伟,马成炎,叶甜春,, 来源:华中科技大学学报(自然科学版) 年份:2010
提出一种双反馈回路的2阶闭环脉宽调制(PWM)方式的D类放大器结构,在保证系统稳定性的同时通过增加反馈环路增益来改善放大器性能.分析了系统结构工作机制,并采用系统级行为模...
[期刊论文] 作者:黄伟,马成炎,叶甜春,, 来源:微电子学 年份:2010
为了减小D类放大器,尤其是大功率D类音频放大器的总谐波失真加噪声(THD+N),提出了二阶双反馈闭环结构,有效改善了失真、电源抑制和信噪比等主要性能;通过引入前馈结构,改善了...
[期刊论文] 作者:马寒玉, 马成炎, 叶甜春,, 来源:微电子学与计算机 年份:2013
提出了一种应用于无线传感网络SOC过采样率(OSR)为128的单环三阶单比特量化∑△调制器.通过采用新型前馈结构,降低了系统对运算放大器性能的要求;通过采用新颖的两级ClassA/AB运算......
[期刊论文] 作者:曹磊,李晓江,马成炎,, 来源:电子测试 年份:2013
基于APB总线接口,设计了一种可设置传输速率、支持DMA功能并能适用于4种时钟模式的SPI IP核。首先介绍了SPI协议标准,然后给出了该IP核的系统结构和各子模块设计方法,并使用Verilog HDL语言实现硬件设计,最后通过Synopsys EDA软件和FPGA硬件协同仿真来验证设计......
[期刊论文] 作者:王明明,叶甜春,马成炎,, 来源:电子器件 年份:2009
亚象素点插值滤波是H.264/AVC解码过程中计算量比较大的步骤之一,大约占全部解码计算量的25%左右。通过分析插值滤波操作的计算复杂度,从算法级和结构级对亚象素点插值滤波进行了改进,对软件或硬件的实现都有较大的指导意义。在ARM9实验平台上进行了性能分析,实......
[期刊论文] 作者:王明明,叶甜春,马成炎, 来源:电子器件 年份:2009
提出了一种用于H.264/AVC编解码器的通用并行变换结构,并利用Verilog语言进行了电路设计。该并行结构主要包含4个移位器和16个累加器,可以完成H.264/AVC中的全部4×4变换...
[期刊论文] 作者:孟新,莫太山,马成炎,, 来源:微电子学 年份:2008
提出了一种低功耗电荷泵可编程增益放大器(PGA)电路模型。通过简单数学建模和VerilogA仿真,得出了一般自动增益控制电路(AGC)优化稳定时间的条件和简化模型,通过ADC、电荷泵,进一步......
[期刊论文] 作者:黄伟,马成炎,叶甜春,, 来源:微电子学 年份:2010
设计了应用于无线传感网络SoC解决方案的10位150 kS/s逐次逼近A/D转换器。通过失调消除技术、合理的时序控制和版图设计,实现了电路的高精度和低功耗。设计的A/D转换器积分非...
[期刊论文] 作者:王明明,叶甜春,马成炎,, 来源:电子器件 年份:2009
提出了一种用于H.264/AVC编解码器的通用并行变换结构,并利用Verilog语言进行了电路设计。该并行结构主要包含4个移位器和16个累加器,可以完成H.264/AVC中的全部4×4变换,包...
[期刊论文] 作者:王良坤,马成炎,叶甜春,, 来源:微电子学 年份:2008
提出并设计了一个2.4GHz低噪声放大器,该放大器采用TSMC 0.25μm RFCMOS工艺实现。与传统的共源共栅结构相比,该电路引入了一个电感与级间寄生电容谐振,使整个电路的线性度、噪声...
[期刊论文] 作者:宣淑巍, 李晓江, 马成炎,, 来源:微电子学与计算机 年份:2009
通过分析一般除法器的原理,提出了一种基于移位循环减法原理除法器的普遍加速方法,并给出了关键电路的设计和仿真比较结果.该方法适用于无符号数除法,对于有符号数除法可以先取绝......
[期刊论文] 作者:刘学勇,李晓江,马成炎,, 来源:电子器件 年份:2008
现代SOC电路设计中,存储器特别是SRAM模块的面积占有很大的一部分。通常测试这些存储器采用的方法是通过EDA工具来生成MBIST电路来对SRAM进行测试,然而在没有专门EDA工具的情况...
[期刊论文] 作者:于云丰,马成炎,叶甜春,, 来源:电子与信息学报 年份:2010
该文设计了一款应用于全球卫星导航系统(GNSS)接收机射频芯片的基于新型源耦合锁存器结构的预分频,用于产生接收机所需要的本振信号。与传统的静态源耦合逻辑锁存器相比,新结构......
[期刊论文] 作者:武振宇,马成炎,叶甜春,, 来源:微电子学与计算机 年份:2010
基于CSMC0.5μm40V高压BCD工艺设计了一种适用于大功率D类音频功放的输出级电路.通过合理设置功率管栅驱的死区时间,避免了功率管的同时导通,并使总谐波失真(THD)低至0.05%;通...
[期刊论文] 作者:肖时茂,马成炎,叶甜春,, 来源:固体电子学研究与进展 年份:2010
基于电容调谐无尾电流源互补-Gm VCO,提出了一种新的宽带VCO功耗优化的方法。通过改变四个累积型可变电容(AMOS)的偏置电压实现对电容调谐曲线补偿,使频率调谐曲线在整个控制电压......
[期刊论文] 作者:甘业兵,马成炎,袁国顺,, 来源:微电子学与计算机 年份:2010
分析了GPS接收机镜像信号抑制的要求,设计应用于低中频GPS接收机的镜像抑制复数滤波器.滤波器基于OTA-C双二次结构,通过线性变换实现频率搬移.采用了带源极负反馈的全差分跨导器......
[期刊论文] 作者:于云丰,马成炎,叶甜春,, 来源:微电子学 年份:2010
提出了一种基于新型源耦合逻辑或门的双模分频器和一种基于双D触发器的双模分频器。与传统的基于与门逻辑的双模分频器相比,基于新型源耦合逻辑的双模分频器减少了一级堆叠管...
[期刊论文] 作者:武振宇,马成炎,叶甜春,, 来源:微电子学 年份:2010
基于CSMC0.5μm 40 V BCD工艺,设计了一种32.768kHz的晶体振荡器电路。通过Matlab分析振荡条件,以指导电路设计;通过自动增益控制环路,使振荡器的起振时间低至206ms;由微电流的跨导......
相关搜索: