搜索筛选:
搜索耗时0.9461秒,为你在为你在102,285,761篇论文里面共找到 36 篇相符的论文内容
类      型:
[期刊论文] 作者:曹跃胜, 来源:计算机工程与科学 年份:1998
高速PCB已成为数字系统设计中的主流设计。本文概述了PCB设计的发展趋势及设计流程,详细分析了影响高速信号传输的关键因素,具体介绍了规则驱动的PCB设计方法和高速PCB设计分析技术,介绍了现......
[期刊论文] 作者:曹跃胜, 来源:计算机工程与设计 年份:2000
串扰和信号完整性等问题已成为高速PCB设计得面临的主要问题,高速发展的现代电子技术对新一代EDA工具及设计方法提出了更高要求。文中从现行的规则驱动的PCB设计方法出发,畅述了互连综合......
[期刊论文] 作者:曹跃胜, 来源:计算机辅助设计与图形学学报 年份:2001
首先介绍了性能驱动和线网优化的特点与方法 ;然后 ,详细叙述了构造障碍区与连通图的原理 ,以及性能驱动的基于形状自动布线的算法实现...
[会议论文] 作者:曹跃胜, 来源:第八届计算机工程与工艺全国学术年会 年份:2003
本文简述了IBIS模型的发展历程,分析了IBIS模型与SPICE模型的异同,具体介绍了IBIS模型及其建立方法;并结合EDA技术和器件模型的发展,叙述了对于现代高速设计进行板级分析的必...
[期刊论文] 作者:李刚,曹跃胜,, 来源:计算机工程与设计 年份:2006
嵌入电阻PCB技术已经成为高频、高密度PCB的必然选择。比较分析了嵌入厚膜电阻和薄膜电阻的优缺点,论述了嵌入薄膜电阻的设计方法和原理,并以Ohmega-Ply电阻材料为例,介绍了在Bo...
[期刊论文] 作者:曹跃胜,胡军,, 来源:国防科技 年份:2001
高速数字系统的主题在不断提高,超大规模集成电路也在不断朝着集成度更高,芯片面积更小的方向发展,整机系统级工作频率及其互连速度就越来越成为高速数字系统实现设计期望的瓶颈......
[期刊论文] 作者:胡海欣,曹跃胜, 来源:计算机工程与设计 年份:2005
利用IBIS模型进行板级信号完整性分析是一种简单、易用的分析方法.结合PCB设计的SI模型,介绍了几种板级信号完整性分析的方法,讨论了各种分析方法的利弊,确定了使用IBIS模型...
[期刊论文] 作者:刘烨铭,曹跃胜,, 来源:计算机工程与设计 年份:2008
过孔效应已经成为制约高速PCB设计的关键因素之一,介绍了高速PCB设计中过孔对信号完整性的影响,尤其对于高速多层板过孔的特性进行了详细分析,并采用软件对多层印刷电路板上...
[期刊论文] 作者:曹跃胜,胡军,刘烨铭,, 来源:计算机工程与科学 年份:2008
随着SERDES传输速率达到10Gbps,高速PCB上的信号传输尤其是多板间传输,已经成为高速设计的实现难点。高速PCB及其要素的设计、分析、仿真,以及高速传输链路的设计优化,是多板...
[期刊论文] 作者:曹跃胜,李晋文,胡军, 来源:2009年全国高性能计算学术年会 年份:2009
高性能计算机和通信系统的互连传输速率超过10Gbps,信号频谱高端已达数10GHz(MGH)以上。本文分析了MGH背板的互连方式,讨论了高性能PCB板材和连接器的性能和应用能力。针对MG...
[期刊论文] 作者:胡军,李晋文,曹跃胜,, 来源:计算机工程与科学 年份:2009
本文对影响Gbps串行链路信号完整性(SI)的主要原因进行了详细分析,提出了一系列改善信号完整性的解决方法和思想。实际设计了实验背板,测试结果验证了方法的有效性。...
[期刊论文] 作者:李晋文,曹跃胜,郭阳,, 来源:电气电子教学学报 年份:2014
"数模混合集成电路"是微电子学科硕士生一门重要的必修专业课。本文结合多年的教学实践经验,针对该课程的特点,提出在教学内容方面注意兼顾深度和广度、以模拟为中心等原则;在......
[期刊论文] 作者:刘路,曹跃胜,多瑞华,, 来源:计算机工程 年份:2016
针对高密度FDR互连交换板PCB设计在信号完整性方面的不足,从工程实现的角度对板材选取、叠层设计、布线规则、抗干扰措施等问题进行分析,给出完整的解决方案。对3种典型高速...
[期刊论文] 作者:袁焱, 李晋文, 曹跃胜, 胡军,, 来源:计算机技术与发展 年份:2011
PCIE2.0作为用于芯片间和板间互连的、高性能、点对点、基于报文互换的新型I/O互连技术,已被公认为行业的标准,在计算机系统中得到了广泛应用。PCIE2.0在物理层采用基于SERDE...
[会议论文] 作者:曹跃胜, 孙岩, 李晋文, 胡军,, 来源: 年份:2004
高速信号的趋肤效应与铜箔表面粗糙度已经成为高速PCB设计分析的关键因素,本文针对表面粗糙度进行分析阐述,介绍了铜箔表面粗糙度的测量和建模方法。接触针式测量参数获取简...
[会议论文] 作者:陈超,曹跃胜,李晋文,胡军, 来源:第十七届计算机工程与工艺年会暨第三届微处理器技术论坛 年份:2013
  本文阐述了高速差分链路通道设计中的串扰问题,介绍了几种在电路设计中减小信号串扰的方法;与通常抑制源端串扰相比,本文提出了如何使单个通道所产生的串扰能组合叠加以减少......
[会议论文] 作者:孙岩,曹跃胜,罗靖,黎铁军, 来源:第二十届计算机工程与工艺年会暨第六届微处理器技术论坛 年份:2016
  DDR广泛应用于电子通信系统的内存总线设计中。精确的DDR全链路时序仿真耗时很多,而快速的估算方法存在较大误差。为解决以上问题,本文提出一种基于查找表的DDR时序及延时...
[期刊论文] 作者:孙岩,黎铁军,艾明哲,胡军,曹跃胜,, 来源:计算机工程与科学 年份:2014
信号传输速率是衡量高性能计算机系统的一项重要指标,随着现代高性能计算系统中的信号传输速率达到并超过10 Gbps,快速提高的信号速率使得高速通道的设计面临严峻挑战.基于信...
[期刊论文] 作者:李晋文,曹跃胜,胡军,肖立权,, 来源:计算机工程与科学 年份:2014
DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性...
[会议论文] 作者:孙岩,黎铁军,曹跃胜,胡军,罗靖, 来源:第十八届计算机工程与工艺年会暨第四届微处理器技术论坛 年份:2014
  随着计算机系统规模的增大、电压的降低和功耗的增加,印制电路板以及芯片封装基板上电源分配网络的设计面临着越来越严峻的挑战。自主计算机使用自主研发的CPU和主板等关...
相关搜索: