论文部分内容阅读
AXIe总线是AdvancedTCA在仪器和测试领域的扩展,具有传输速率高、通信带宽高、板载面积大、功率高等特点,适用于高性能测试仪器模块的开发。高速数据采集系统在测试、雷达和通信等领域具有广泛的用途。国内对AXIe总线产品的研制尚处于起步阶段。因此研制AXIe数据采集模块具有重要意义。 本研究在AXIe总线规范的基础上,分析和设计了AXIe高速AD数据采集模块。设计任务包括AXIe接口设计、高速数据传输、数据采集电路等部分,主要功能包括AD采集和传输、AD控制、DDR2数据缓存等。采用两片自带PCI Express硬核的FPGA分别实现了X2和X1通道的AXIe交换接口。采用两片高速AD实现了4路采集通道并且可以逐通道控制采集模式,每通道数据采样率可达500MSPS。采用FPGA和两片Micron公司的DDR2内存颗粒MT47H128M16实现数据接收和缓存等功能。为了实现数据采集模块的可扩展性,设计使用了Qsys设计流程,完成了AXIe接口子系统、DDR2存储逻辑以及数据采集功能逻辑的设计,数据采集功能逻辑包括基于Avalon-MM总线的AD缓存接收接口、AD控制接口和AD时钟控制接口。最后对AXIe高速AD数据采集模块进行了功能验证。通过实验和原理验证,本设计满足课题预定的设计需求,证明了方案设计的正确性。